Introduzione Quartus Prime

Corso FPGA, basi d'uso del compilatore QUARTUS Prime, sintesi, pin place, constrains

  HOME >> Courses and Training >> Introduzione Quartus Prime

VEC102: Corso introduttivo a QUARTUS

Ciclo corsi di programmazione FPGA

Quartus Prime Banner, il software di programmazione FPGA spiegato nel corso Quartus Prime

In questo corso FPGA imparerai come utilizzare il software Quartus® Prime per  sviluppare un progetto FPGA, inziando dall’apertura e dal setting iniziale fino alla programmazione della FPGA. Tu saprai creare un nuovo progetto, partendo dai files "sorgenti" (schemi o vhdl), nuovi o già esistenti,  li compilerai e analizzerai i risultati usando i report generati da Quartus.

 

E’ illustrato come il tool BluePrint Platform Designer è inserito nel flusso di progettazione quartus, comè sara spiegato nel corso fpga quartus prime.Imparerai come cercare le informazioni relative alla compilazione, come usare le impostazioni e le assegnazioni per "pilotare" la compilazione, come gestire le assegnazioni degli  I/O (posizione, banco, etc)  e dei paremetri correlati (interfaccia, slew rate), usando sia il Planner Pin sia il nuovo tool BluePrint Platform Designer.

 

Imparerai anche la struttura dei file necessari alla programmazione dei dispositivi, come programmare una FPGA sulla tua scheda. Imparerai anche le tecniche che ti aiuteranno a pianificare il tuo progetto.

Utilizzerai le nuove prestazioni di Quartus Prime che ti possono aiutare a raggiungere i tuoi obiettivi di progettazione più velocemente. Potrai anche imparare a pianificare e gestire le assegnazioni di I/O per il dispositivo scelto.

 

Durata del Corso: 2 giorni

 

Al completamento del corso

Tu sarai capace di:

  • Prendere le decisioni preliminari per preparare il progetto in ambiente Quartus Prime.
  • Creare, gestire e compilare i progetti Quartus Prime.
  • Utilizzare il tool Quartus Prime per visualizzare i risultati della compilazione.
  • Rivededere e controllare i vari report generati da Quartus Prime e approfondire le analisi con i visualizzatori grafici.
  • Pianificare e gestire  le assegnazioni dei I/O pin utilizzano sia Pin Planner e sia BluePrint Platform Designer.
  • Comprendere i file di programmazione delle FPGA e il loro utilizzo con il programmatore insito in Quartus Prime.

 

Competenze richieste:

  • Conoscenza della progettazione di logica digitale
  • Capacità di descrivere un sistema hardware utilizzando VHDL, Verilog o schematico.
  • Esperienza con i PC e con il sistema operativo Windows

 

 

GEB Enterprise S.r.l. • VAT 10190271006
Via Rocca di Papa, 21 - 00179 Roma ITALY •
Ph. +39 06 7827464 - Fax: +39 06 7806894 • info@geb-enterprise.com
web-design

Copyright © 2009 GEB Enterprise S.r.l. All rights reserved.


FEED RSS2.0